Полупроводниковая электроника
Блок управления ядром для корпуса Power 6U
Основные функции
● Двухъядерное интеллектуальное управление, выдающаяся производительность
Она использует коллаборативную архитектуру, включающую FPGA и DSP. FPGA отвечает за высокоскоростную многоканальную сборку данных, логическое управление и расширение интерфейсов; в то время как DSP превосходно справляется с выполнением сложных алгоритмов для систем энергоснабжения (защита, измерение и управление). Разделение обязанностей чёткое и точное, что обеспечивает непревзойдённую производительность в реальном времени.
● Полная поддержка протокола питания интерфейса
Встроенная оптическая синхронизация времени по коду B, многоканальный Ethernet и шина CAN — нативно поддерживают стандартные протоколы питания, такие как IEC 61850, IEC 60870-5-104 и Modbus, обеспечивая бесшовную интеграцию в системы автоматизации энергетики.
● Высокоточная синхронная выборка
Поддерживает АЦП с разрядностью 16 бит и выше, с точностью синхронной выборки на нескольких каналах до ±0,1%, что отвечает строгим требованиям таких приложений, как мониторинг качества электроэнергии и релейная защита.
● Мощная масштабируемость
Предоставляет высокоскоростную шину расширения CPCIe, позволяющую добавлять несколько дочерних плат для коммуникации, сбора данных, цифрового ввода-вывода и других функций, тем самым обеспечивая гибкую адаптацию к различным сценариям применения энергии.
● Промышленный уровень, высоконадежная конструкция
Карта с европейским стандартом 6U, выбор чипов промышленного класса, поддержка работы в широком температурном диапазоне от -40℃ до +85℃, соответствующая строгим экологическим и ЭМС-требованиям энергетической отрасли.
Электронная почта: sales@sengkeda.com
Основные параметры спецификации
| Категория параметра | Детальные показатели |
| Процессор FPGA | Алтера EP3C120F780C8N |
| Логическая единица FPGA | 119 088 леев |
| Процессор DSP | TI TMS320F28335PGFA |
| Частота тактового генератора DSP | 150 МГц (с блоком с плавающей запятой FPU) |
| Системная память | 1 ГБ DDR3 (на стороне FPGA) + 512 МБ DDR2 (на стороне DSP) |
| Хранение | 512 МБ SPI NOR Flash + 4 ГБ eMMC (хранение данных) |
| Выборка ADC | Разрешение 16 бит, точность ±0,1%, ≥ 16 каналов одновременного сбора данных |
| Точность синхронизации времени | ≤±1 мкс (приём IRIG-B или протокола PTP) |
| Поддержка протокола | МЭК 61850, МЭК 104, Modbus, DNP3 |
| Стандарт автобуса | Архитектура стандартной платы 6U CPCIe |
| Рабочая температура | -40°C ~ +85°C (Промышленный класс) |
| Блок питания | +5 В и +12 В (питание подаётся через заднюю панель CPCIe) |
Информация об интерфейсе
Интерфейс передней панели (для передней панели шасси 6U)
| Тип интерфейса | Количество/Спецификация | Описание функции |
| Сетевой порт управления | 1x 10/100/1000M RJ45 | С индикаторами подключения/активности для локальной отладки и управления системой. |
| Порт бизнес-сети | 2x 10/100/1000M RJ45 | Для передачи данных в области энергетики поддерживает IEC 61850 MMS/GOOSE. |
| Последовательный интерфейс | 2x RS-232/485 (выбирается программно) | Используется для подключения отладочного терминала или модема, совместимого с традиционными стандартами. |
| Порт USB | 1x USB 2.0 Type-A | Для экспорта данных, внешних клавиатур, мышей и многого другого. |
| Индикатор состояния | Множество светодиодов | Индикаторы питания системы, работы, неисправностей и состояния сети. |
Внутренний интерфейс на борту (выводится через разъёмы CPCIe J2/J3/J4/J5)
| Тип интерфейса | Количество/Спецификация | Описание функции |
| Шина высокоскоростной расширения | PCIe x4 или PCIe x8 | Используется для подключения других функциональных плат (карты ввода-вывода, коммуникационные карты) к шине. |
| Интерфейс синхронизации времени | 1x Оптический B-код (интерфейс ST) / 1x IRIG-B (TTL) | Получайте синхронизирующие сигналы от источника часов Beidou/GPS для достижения высокоточной синхронизации времени. |
| Промышленная шина | 2x CAN 2.0B (изолированный) | Подключайте устройства шины CAN, такие как интеллектуальные терминалы и защитные устройства. |
| Интерфейс отладки | 1x JTAG (FPGA+DSP) | Загрузка и отладка программ для двухъядерных процессоров. |
Программное обеспечение и функции
Основные функции FPGA:
- Синхронизированное управление выборкой и предварительная обработка данных для многоканальных АЦП.
- Быстрое откликание и управление состоянием для многоканального цифрового ввода-вывода (DI/DO).
- Базовые протоколы для реализации высокоскоростных коммуникационных интерфейсов (например, уровень MAC Ethernet).
- Логическая защита и совместная обработка.
Основные функции DSP:
- Запускать сложные алгоритмы питания (преобразование Фурье, компенсация реактивной мощности, логика релейной защиты).
- Выполнять операционную систему реального времени (например, SYS/BIOS) и осуществлять планирование задач.
- Обрабатывать стеки протоколов питания прикладного уровня (IEC 61850, Modbus).
- Управление системой и коммуникации.
Типичные сценарии применения
- Умная подстанция: основная материнская плата, выполняющая роль блока обработки связи на уровне управления подстанцией или устройства защиты и контроля измерений на уровне ячейки.
- Централизованное управление новыми источниками энергии: главный блок управления системы AGC/AVC для ветроэнергетических парков и фотоэлектрических электростанций.
- Автоматизация распределительных сетей: основная плата обработки интегрированных терминалов мониторинга (DTU/FTU) для распределительных сетей.
- Управление качеством электроэнергии: контроллер для SVG/APF (статического генератора реактивной мощности/активного фильтра мощности).
- Тестирование на моделирование мощности: плата интерфейса усилителя мощности для цифрового симулятора в реальном времени (RTDS).
Ключевые слова:Блок управления ядром для корпуса Power 6U
Предыдущая страница
Следующая страница
Предыдущая страница
Следующая страница